在小外形、轻型、电池供电SDR以及使用SRW和传统信号的专业无线电设备中,Cyclone III等FPGA器件经过优化,能够解决各种SWaP设计难题。
● 苛刻的体积和重量限制:对于设备体积小于10in3绕行电感器的最小型应用,该器件在单个芯片中有足够的资源来处理SRW-CC(士兵无线电信号,战斗通信机模式)等高级信号。丰富的信号处理模块和充足的分布式存储器满足了外部大功率存储器元件对功耗的要求。还可以提供器件管芯,以便进行高级微封装。
● 功耗直接影响了任务执行时间:Cyclone III能够以小于1W的功率实现全部的信号处理功能,任务执行速度是目前PLD方案的4倍。
● 数字信号处理对功耗预算的影响最大:随着信号复杂度的提升,大部分功能都可以在Cyclone III FPGA中优化实现,从数字电子功耗预算中去掉DSP器件的功耗。
● 采用数字逻辑的折中考虑:Cyclone III等低功耗PLD在每瓦每秒百万指令(MIPS)指标上已经超过了DSP,可以实现效率更高、功耗更低的数字方案。
● 对静态和电感器的单位动态功耗的折中考虑:可以通过使用低静态功耗的Cyclone III来降低待机功耗,静态功耗低于其他90nm和65nm FPGA的1/10。
● 折中考虑电压和频率调整,以节省功耗:通过将Cyclone III的功能区划分为多个PLD时钟域,可以调整频率来节省功耗。采用电压调整(Stratix III FPGA提供1.1V和0.9V工作模式)和器件关断方法能够有效降低待机工作时的静态泄漏。
● 软件和硬件划分,以节省功耗:效率最高的SW塑封电感器aP使用系统和器件效能工具来优化系统应用、工作模式、智能软件控制,以及GPP、PLD、DSP共模电感和ASIC方案之间设计人员的功能划分等。为了进一步节省功耗,可以采用软件控制,在器件之间进行智能系统划分,关断待机时不重要的部分。
SDR设计流程和工具 要保持在SWaP上的设计信心,设计人员应采用能够简化并加速系统设计流程的方法和工具,集成最新开发和能够重复使用的知识产权(IP),以及FPGA和第三方供应商的IP。
软件编程重新配置(S一体成型电感PR)是支持各种可编程器件(相对于一种器件系列)在SDR频谱范围内应用的设计方法。SPR方法可利用Altera的SOPC Builder IP集成工具和Avalon流接口(Quartus工具包的组成部分),简化了数据包、DSP、图像和雷达处理等多种应用领域的系统设计。
有人用过这个PFC电路使用的IC(丝印为PFC46A)吗?有人用过这个PFC电路使用的IC(丝印为PFC46A) 吗?封装为SOP-8,谁有这个IC的资料,还有一个63H16a资料学习啦真的没有人用过! 基于ARM-11的野外WSN基站设计与开发0 引言无线传感器网络利用大量廉价传感器节点在目标区域探测并回传数据,远端计算机处理并提供信息给决策者.监测野外环境时,因为不可能做到大规模布线供给电源或传输数据,所以有线传感方案不可行,利用无线技术 Microchip推出新器件和扩展设计生态系统,提升电随着电机在越来越多的系统应用中日益普及,开发人员需要能确保系统尽可能高效运行的产品和工具,同时减少电路板尺寸、元件数量和能耗。美国微芯科技公司(Microchip Technology I
2/2 首页 上一页 1 2 |