引脚为高电平,则选择微处理器模式,片内ROM从程序空间移去,DSP执行FF80H处的跳转命令,跳转到F800H处的引导程序段并实现代码移植功能,如果引脚为低电平,则选择微计算机模式,片内ROM被映射到程序存储器空间,DSP执行FF80H处的跳转命令,自动跳转到内部引导程序入口地址F800H,启动内部引导程序,选择引导模式。本系统的
引脚置低。

图3为DSP自举加载的流程,上电判断 为0后,依次检测INT2、INT3,当满足要求且并口有效时,即开始执行并行引导程序。否则,按引导流程依次判断,直到满足条件为止。
2.2.2 实现自举硬件接口电路的设计
根据设计的需要,FLASH采用TI公司的SST39VF040A。图4为TMS320VC5402模压电感器和FLASH的硬件接口电路[5]。由于TMS320VC5402和FLASH都是3.3V供电,接口中TMS320VC5402的D0~D7直接与FLASH的D0~D7相连,二者的地址信号线A0~A17也相连,TMS320VC5402的DS接FLASH片选端CE,TMS320VC5402的和经逻辑组合后接FLASH 和 经逻辑组合后接FLASH的 。
由于FLASH是512K×8bit的芯片,地址线为18位,超过了Bootloader所能访问的16位地址空间,而FLASH在被访问时,高位的地址线必须是确定态(高或低),所以在访问FLASH之前必须先对扩展页寄存器XPC进行初始化,以使超出16位的地址线也具有确定的状态,通过设计逻辑电路满足读写时序要求。

2.2.3 FLASH读写操作
电感器市场 2.2.3.1 FLASH的读操电感器生产作
FLASH的读操作基本上与普通的存储器读操作一致,具体的读周期时序如图5(a)所示。当CE与OE为低电平时,DSP就可以读取FLASH中的数据。要注意的是, 信号是由DSP产生的,在读取一个数据后,DSP必须在 引脚给出一个上升沿标志,通知FLASH已经将数据读取,之后FLASH会自动将下一个存储单元的数据送到数据线上,重复以上过程,DSP可以将需要的数据依次读出。
2.2.3.2 FLASH的写操作
FLASH的写操作相对复杂一些,它需要一串命令序列,通过对FLASH的命令寄存器写入相应的命令字来完成写入和擦除。对应的写操作时序图如图5(b)所示。

3 主机接一体成型电感器口(HPI)通信设计
主机接口[6-7](HPI,Host Port Interface)是TMS320C54x系列定点芯片内部具有的一种接口部件,主要用于DSP与其他总线或CPU进行通信。HPI接口通过HPI控制寄存器(HPIC)、地址寄存器(HPIA)、数据锁存器(HPID)和HPI内存实现与主机通信。其主要特点有:接口所需外围硬件很少;HPI单元允许芯片直接利用一个或两个数据选通信号、一个独立或复用的地址总线以及一个独立或复用的数据总线接到微控制单元MCU上;主机和DSP可独立地对HPI接口进行操作;主机和DSP握手可通过中断贴片电感方式来完成。
图6为89C51与DSP HPI通信硬件接口图。其中89C51的端口P0.1~P0.7与HPI的8位数据线(HD0~HD7)相连作为数据传输通道,P2.0~P2.4设置为输出来控制HPI接口的操作。其中P2.0为读写控制选通信号连接 P2.1连接字节识别信号HBIL,控制读写数据是属于16位字的第一字节还是第二字节;P2.2和P2.3分别连接HCNTL0和HCNTL1以实现对HPIC、HPIA和HPID寄存器的访问;P2.4连接
寻找十串的锂电池充电管理芯片寻找十串的锂电池充电管理芯片,输入电压42V,
用大品牌的芯片呀 LLC增益推导及参数计算谈起LLC谐振变换器首次接触是因为毕业设计,时隔将近一年,重拾起这片记忆,是因为找工作面试可能需要。业界都说LLC谐振理论比较复杂,很难掌握这些理论知识。其实不然,LLC本质无非 车载娱乐系统电路设计图集锦 —电路图天天读(139电子发烧友为您提供的车载娱乐系统电路设计图集锦 —电路图天天读(139),随着汽车从代步工具转变为集休闲、娱乐为一体的个性化消费品,消费者对汽车娱乐方面的要求不断提升,汽车产业也正面临强大的市场压力,亟需在不牺牲效能的情况下降低成本。
2/3 首页 上一页 1 2 3 下一页 尾页 |